基于FPGA的IRIG-B码解码器设计任务书

 2022-08-20 19:55:17

1. 1. 毕业设计(论文)的内容、要求、设计方案、规划等

全球定位系统具有高精度的对时功能, 在电力系统得到广泛使用。国家电网公司发布的《关于加强电力二次系统时钟管理的通知》中就明确要求采用IRIG-B 标准码逐步实现GPS 装置和相关系统或设备的对时。传统的IRIG-B 码对时模块的设计架构是基于CPLD+MCU,硬件设计比较复杂。

本论文要求开发的装置采用了单一的高性能的大规模可编程门阵列(FPGA)架构,其硬件设计简单可靠, 而该模块的关键点主要集中在对时信息的解码。要求学生通过查阅大量IRIG-B 码的相关资料,利用示波器分析波形,完成对时模块的设计与制作,获得比较满意的效果。

2. 参考文献(不低于12篇)

[1 ] IRIG Standard 200298 IRIG Serial Time Code Format s ( Format B) [ S] .[2 ] 马红皎,胡永辉. GPS IRIG2V 时间系统分析[J ] . 电子科技,2005 (7) :21226.[3 ] 佟刚,曹永刚,陈涛. 基于MSP430 FPGA的IRIG2B 码时统设计[ J ] . 电光与控制,2009 ,16 (5) :93296.[4 ] 北京卫信杰科技发展有限公司. M12/M12T 快速应用指南[ Z] . 2004.[ 5 ] Altera Corporation. Cyclone II DeviceHandbook[ Z] . 2005.[ 6 ] Maxim. MAX5710/ MAX5712 Datasheet[ Z] . 2002.[7 ] 曾繁泰,陈美金. V HDL 程序设计[M] . 北京:清华大学出版 社,2001.

[8 ] 程佩青. 数字信号处理教程[ M ] . 北京: 清华大学出版 社,2001.[9 ] Analog Devices Inc. AD8601/ AD8602/ AD8604 Data sheet [ Z] . 2000.[10 ] 史玉琴. 基于EPLD 的IRIG2B 编/ 解码器的分析与设计 [J ] . 现代电子技术,2007 ,30 (4) :79281.[11 ] 董普松. V HDL2AMS 在控制系统分析与设计中的应用 [J ] . 现代电子技术,2008 ,31 (17) :1202121 ,126.

[12]孟敏.基于CPLD 的IRIG2B 码解码器的设计[J].电子技术,2002,29(12):44-46[13]黄熙,王成林,方泳涛.基于FPGA 实现HD215530 编译码器[J].电子测量技术,2006,29(1):54-56[14]李清军.一种解调时统信号新方法的探讨[J].光学精密工程,1997,5(4):89-94[15]褚振勇,翁木云.FPGA 设计及应用[M].西安:西安电子科技大学出版社,2002:208-210

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

发小红书推广免费获取该资料资格。点击链接进入获取推广文案即可: Ai一键组稿 | 降AI率 | 降重复率 | 论文一键排版