基于FPGA的出租车计价器设计任务书

 2022-08-29 09:08

1. 1. 毕业设计(论文)的内容、要求、设计方案、规划等

FPGA是现场可编程门阵列的简称, 它既有门阵列器件的高度集成和通用性, 又有可编程逻辑器件用户可编程的灵活性。本课题旨在设计一种基于FPGA的出租车计价器,由计价器的要求,提出设计方案,建立顶层文件;根据方案框图,设计各底层模块。通过在QuartusII8.1以及Modelsim软件中编译和下载测试,得到了仿真波形和关键设计结果。在DE2板Cyclone II系列芯片上的下载测试,其多功能体现在不仅能实现显示乘车费用的功能,还可以通过选择键选择显示出乘车路程、乘客乘载时间以及等待时间。计价器的计费系统要求: 行程3 km 内,且累计等待2 min 内,起步价为10元; 3 km 以外每公里3 元计费,累计等待时间达到2 min 后收取2 元( 小于2 min 不收费) ,以外部分以1. 5 元/min 计费。并能显示行驶公里数、行驶总时间、累计等待时间、总费用。设计的主要技术指标如下: 计价范围为0 ~ 999. 9 元,计价分辨率是0. 1 元; 计程范围为0 ~ 999 km,计程分辨率是1 km; 计时范围为0 ~ 59' 59″,计时分辨率: 是1 s; 等待计时为0 ~ 59 min,计时分辨率是1 min。

开题之前要给出整体规划,设计需要的几个模块,附图附表信息准确清晰。

2. 参考文献(不低于12篇)

1.FPGA与SOPC设计教程-DE2实践 张志刚 西安电子科大出版

2. EDA技术与应用 王紫婷 吴蓉 兰州大学出版社 2003

3. 席德勋. 现代电子技术[M]. 北京: 高等教育出版社,1999.

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

以上是毕业论文任务书,课题毕业论文、开题报告、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。