基于0.18μM CMOS工艺鉴频鉴相器设计任务书

 2023-01-08 10:01

1. 毕业设计(论文)的内容和要求

本论文对PFD的设计进行了讨论,利用Cadence设计软件,基于CMOS工艺技术对传统的电路结构进行重新设计,提出了两种新型PFD设计电路,通过仿真得到了结果。

2. 实验内容和要求

本论文利用Cadence软件设计两种新型PFD:基于逻辑门的D触发器型PFD和基于锁存器的PFD。

通过和传统的PFD比较发现,新型PFD工作频率高、几乎无死区,而且具有噪声低、速度快的优点,在高速、低抖动、低噪声锁相环(PLL)中将有广泛的应用前景。

要求:(1)提交基于0.18uM CMOS工艺鉴频鉴相器设计方案;(2)提交基于0.18uM CMOS工艺鉴频鉴相器设计论文报告。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

3. 参考文献

[1]司龙等.一种新型的高性能的鉴频鉴相器[J].微电子学与计算机, 2006

[2]顾银银.快速锁定的CMOS电荷泵锁相环的鉴频鉴相器[D].南京:南京理工大学,2014

[3]朱万经.CMOS集成电路设计手册[M].北京:人民邮电出版社,2014

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

4. 毕业设计(论文)计划

3月5日-3月15日熟悉Cadence软件操作流程,复习论文所需要的基础知识。

3月16日-3月25日完成总体方案设计,具体电路设计与仿真调试。

4月10日-4月25日撰写论文说明书,准备论文答辩

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

以上是毕业论文任务书,课题毕业论文、开题报告、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。