1. 毕业设计(论文)主要内容:
掌握多路数据采集的基本原理与系统的设计过程,掌握ALTERA Cyclone V系列芯片5CSEMA5F31C6的使用方法与FPGA配置方式的选择,实验室现有EDA实验平台完成系统的设计与电路搭建,设计控制程序,实现模数转换芯片的时序控制、模拟输入通道的选择以模拟信号的高速采集和存储。
2. 毕业设计(论文)主要任务及要求
1)在对文献资料充分调研的基础上撰写并提交开题报告;2)依据设计内容的要求,设计并搭建基于FPGA的多路数据采集系统,并利用VHDL语言完成该系统的程序设计,实现多路模拟信号的采集与存储;
3)撰写并提交毕业设计论文,字数不少于12000字,图不少于12幅,包括电路原理图、流程图、结构框图、程序框图等,参考文献不少于15篇(其中近五年外文文献不少于3篇);
4)提交专业相关英文文翻译材料,译文不少于5000汉字(原文不少于20000英文印刷字符);
3. 毕业设计(论文)完成任务的计划与安排
第1~4 周:查阅相关文献资料;在明确设计内容的基础上撰写并提交开题报告;第5~7 周:学习并掌握VHDL相关知识和基于FPGA的设计技能,确定系统整体实现方案;
第8~12周:完成系统涉及的硬件电路与软件设计;
第13~14 周:在对系统整体性能进行测试与仿真验证的基础上对系统进行优化设计;
4. 主要参考文献
1)张晓威,苏淑靖. 基于FPGA的高速高精度数据采集系统的设计[J].仪器技术与传感器,2016, 1:70-75.2)黄武煌,王厚军,曾浩. 一种超高速并行采样技术的研究与设计[J].电子测量与仪器学报,2009,23( 8) : 67-71.
3)李保刚,马登武.FPGA 在多路数据采集系统中的应用研究[J].计算机测量与控制, 2012, 20(4) : 1138-1141.
4) WANG Xu-ying .Design and implementation of high-speed real-time data acquisition system based on FPGA The Journal of China Universities of Posts and Telecommunications, 2006,04
