基于FPGA软核设计的数字频率计研究与实现任务书

 2021-12-17 11:12

全文总字数:1351字

1. 毕业设计(论文)主要内容:

实现基于FPGA软核 NiosII的数字频率计研究与实现,具体要求如下:1.了解数字频率计的组成和工作原理,以及了解该课题可能的设计方法和手段。

2.熟悉FPGA设计平台,熟悉Cyclone 芯片和频率计工作原理;熟练掌握Quartus II设计平台的特性和使用,掌握ModelSim工具的使用。

掌握Qsys工具的使用。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

2. 毕业设计(论文)主要任务及要求

1.查阅中、外文相关资料。

文献不少于20篇,其中5篇为外文参考文献;2.完成开题报告;3.整理分析资料掌握基于NiosII的数字频率计设计的相关知识。

学习使用设计工具Quartus II和ModelSim,掌握CPU最小系统的设计、以及数字频率计相关模块的编写; 4. 撰写出毕业论文,不少于15000字。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

3. 毕业设计(论文)完成任务的计划与安排

第1周—第3周 搜集资料,撰写开题报告;第4周—第5周 论文开题;第6周—第12周 撰写论文初稿;第12周—第15周 修改论文;第16周 论文答辩。

4. 主要参考文献

[1]张国勤.基于单片机与FPGA的等精度频率计设计.四川兵工学报, 2015年12期 [2]郝统关,程明.基于FPGA NiosⅡ的等精度频率计设计.电测与仪表, 2009年02期 [3]王立华,周松江, 高世皓等。

基于内嵌Cortex-M3内核FPGA的等精度频率计设计.实验室研究与探索[J], 2017年07期 [4]宗发保,郭昌华,杜伟宁等.基于EPM240和MSP430的等精度频率计.吉林大学学报(信息科学版) ,2012年05期[5]DU BaoQiang,WANG YanFeng,CUI GuangZhao,GUO ShuTing,DONG ShaoFeng,LIU Dan. High-precision time and frequency measurement method combining time-space conversion and different frequency phase detection[J]. Science China(Physics,Mechanics Astronomy). 2013(11)[6]Fang, Yi-Yuan,Chen, Xue-Jun. Design of Equal Precision Frequency Meter Based on FPGA[J]. Engineering . 2012 (10)

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

以上是毕业论文任务书,课题毕业论文、开题报告、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。