接近香农极限的信道编码与FPGA实现任务书

 2021-08-21 10:08

1. 毕业设计(论文)主要内容:

主要研究信道的合并与拆分过程,然后基于此分析了信道的极化过程,并给出信道极化的示意图,以及在高斯信道下进行仿真得到的性能曲线。针对 QC-LDPC码准循环结构的块编码过程进一步研究QC—LDPC码的随机构造过程,构造一个硬件实现中的码字。然后研究LDPC码的几种软判决译码算法,并对其译码的性能进行详细的分析,给出不同的软件仿真结果对比,并确定算法的修正因子。

2. 毕业设计(论文)主要任务及要求

1. 查阅相关文献资料15篇以上(其中近五年外文文献不少于3篇)。

2. 完成开题报告。

3. 运用verilog硬件描述语言完成整个译码器的设计。完成译码器的布局布线与综合优化,并调用Modelsim软件完成译码器时序的仿真。在设定时钟频率为 50MHZ,迭代5次的情况下,计算译码器达到的吞吐率。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

3. 毕业设计(论文)完成任务的计划与安排

第1周—第4周搜集资料,撰写开题报告;

第5周—第6周论文开题;

第7周—第12周 撰写论文初稿;

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

4. 主要参考文献

[1]Shannon C E. A mathematical theory of communication[J]. ACM SIGMOBILE Mobile Computing and Communications Review, 2001, 5(1): 3-55.

[2] Arikan E. Channel polarization: A method for constructing capacity-achieving codes for

symmetric binary-input memoryless channels[J]. IEEE Transactions onInformation Theory, 2009,

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

以上是毕业论文任务书,课题毕业论文、开题报告、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。