基于DSP Builder的FIR滤波器实现任务书

 2022-08-26 04:08

1. 1. 毕业设计(论文)的内容、要求、设计方案、规划等

FIR数字滤波器在数字信号处理的各种应用中发挥着十分重要的作用,它能够提供理想 的线性相位响应.在整个频带上获得常数群时延,从而得到零失真输出信号,同时它可以采用十分简单的算法予以实现。这些优点使FIR滤波器成为设计工程师的首选。 在采用VHDL或VerilogHDL等硬件描述语言设计数字滤波器时,由于程序的编写往往不能达到良好优化而使滤波器性能表现一般,而采用调试好的IP Core需要购买。在此,采用一种基于DSP Builder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。

基本要求:针对FIR 数字滤波器的基本原理和结构特点,利用DSP Builder 软件设计32 阶低通FIR 滤波器,对该滤波器的性能进行仿真,并将设计下载到FPGA 中进行硬件测试。

2. 参考文献(不低于12篇)

[1] 潘松,黄继业. SOPC 技术实用教材[M] . 北京:清华大学出版社,2005.

[2] 彭澄廉. 挑战SOC 基于NIOS 的SOPC 设计与实现[M] . 北京:清华大学出版社,2004.

[3] 陈韶华,相敬林. 基于FIR 数字滤波器的宽带噪声数值模拟[J].西北工业大学学报,2007 ,

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

以上是毕业论文任务书,课题毕业论文、开题报告、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。