基于FPGA的直接数字合成器(DDS)设计任务书

 2022-08-26 16:08:04

1. 1. 毕业设计(论文)的内容、要求、设计方案、规划等

DDS(Direct Digital Synthesizer)直接数字合成器,是一种新型的频率合成技术,具有较高的频率分辨率,可以实现快速的频率切换,并且在改变频率的同时能够保持相位的连续,很容易实现频率、相位和幅值的数控调制。因此,在现代电子系统及设备的频率源设计中,DDS应用越来越广泛。目前可采用专用芯片或可编程逻辑芯片实现DDS,专用的DDS芯片产生的信号波形、功能和控制方式固定,常不能满足具体需要。可编程逻辑器件(FPGA/CPLD)具有器件规模大、工作速度快及可编程的硬件特点,并且开发周期短,易于升级,因为非常适合用于实现DDS。

本课题将用DDS方法设计一个任意频率(0Hz-2MHz)的信号发生器,可输出正弦波、三角波、方波,并实现输出波形相位可调。信号发生器频率精度为0.1Hz。

2. 参考文献(不低于12篇)

[1] 杨林平,曾连荪,陈汉卿. 基于FPGA频率合成技术, 安徽职业技术学院学报 Vol. 3 No . 2

[2] 廖裕评, 陆瑞强. CPLD 数字电路设计[M] . 北京: 清华大学出版社, 2001. 10.

[3] 渠丽娟. 频率合成技术的发展及应用综述报告[ M] .成都: 成都电子科技大学出版社, 2001. 12.

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

发小红书推广免费获取该资料资格。点击链接进入获取推广文案即可: Ai一键组稿 | 降AI率 | 降重复率 | 论文一键排版